Zur Untersuchung des Systemverhaltens einer militaerischen Rakete vom Abflug bis zum Abfangen wird hier eine Simulationsstrategie vorgestellt, die auf einer Rechnerkonfiguration, bestehend aus einer Cyber CDC 175, einem AD-10-Mehrprozessorsystem und einem Hewlett-Packard-1000-Rechner laeuft. Das zugrundeliegende mathematische Modell 6ten Grades erlaubt die Nachbildung und Untersuchung aller Systemgroessen der Rakete. Beschrieben wird die prinzipielle Funktionsweise und der Hardwareaufbau des Systems.


    Access

    Access via TIB

    Check availability in my library


    Export, share and cite



    Title :

    Hardware-in-the-loop simulation for an active missile


    Additional title:

    Hardware-in-the-Loop-Simulation einer militaerischen Rakete


    Contributors:

    Published in:

    Simulation, La Jolla ; 39 , 5 ; 159-167


    Publication date :

    1982


    Size :

    9 Seiten, 9 Bilder, 10 Quellen


    Type of media :

    Article (Journal)


    Type of material :

    Print


    Language :

    English




    Hardware-in-Loop Simulation for Missile Systems

    Chaudhuri, S. K. / Venkatachalam, G. / Prabhakar, M. et al. | British Library Conference Proceedings | 1997


    Hardware-in-the-loop missile simulation facility [3368-02]

    Eguchi, H. / Obana, K. / Kamiya, M. et al. | British Library Conference Proceedings | 1998


    Hardware in Loop Simulation for Missile Guidance and Control Systems

    Chaudhuri, S. K. / Venkatachalam, G. / Prabhakar, M. | BASE | 2013

    Free access

    Hardware-in-the-loop simulation at the U.S. Army Missile Command

    Cole, John S. / Jolly, Alexander C. | SPIE | 1996


    LFK hardware-in-the-loop facility of missile development and evaluation

    Mueller, Juergen / Plorin, Juergen | SPIE | 2001