Die Erfindung betrifft eine Leiterplatte (1) aufweisend eine Oberseite (2), eine Unterseite (3) und eine Umfangsfläche (4), die die Oberseite (2) mit der Unterseite (3) verbindet, wobei die Umfangsfläche (4) eine Verzahnung (6,12,13) zur Ausbildung eines Zahnrades (7,10,11) aufweist.

    A printed circuit board may include a top side, a bottom side, and a circumferential surface that connects the top side to the bottom side. The circumferential surface may have a toothing for forming a gear wheel. The toothing may be circumferentially closed and may be arranged over an entire surface area of the circumferential surface. The toothing may be configured as an involute toothing, an epicycloid toothing, a hypocycloid toothing, or a lantern gear toothing. The printed circuit board may be formed of fiber-reinforced plastic. Further, the printed circuit board may include a track, a surface structure, and/or a conductor track configured for inductive sampling, capacitive sampling, optical sampling, and/or acoustic sampling.


    Access

    Download


    Export, share and cite



    Title :

    Elektronische Leiterplatte


    Contributors:
    GALEHR ROBERT (author) / SEN SEDAT (author) / RÁCZ GERGELY (author)

    Publication date :

    2020-06-18


    Type of media :

    Patent


    Type of material :

    Electronic Resource


    Language :

    German


    Classification :

    IPC:    H05K PRINTED CIRCUITS , Gedruckte Schaltungen / B62D MOTOR VEHICLES , Motorfahrzeuge / F16H Getriebe , GEARING / G01B MEASURING LENGTH, THICKNESS OR SIMILAR LINEAR DIMENSIONS , Messen der Länge, der Dicke oder ähnlicher linearer Abmessungen



    ELEKTRONISCHE LEITERPLATTE

    GALEHR ROBERT / RACZ GERGELY / SEN SEDAT | European Patent Office | 2024

    Free access

    ELEKTRONISCHE LEITERPLATTE

    GALEHR ROBERT / RACZ GERGELY / SEN SEDAT | European Patent Office | 2020

    Free access


    Leiterplatte

    BARTSCHERER PETER / GOLLHOFER STEPHANIE | European Patent Office | 2016

    Free access

    Leiterplatte, Anordnung einer Leiterplatte sowie Verfahren zur Fertigung einer Leiterplatte

    SPEBER MICHAEL / MÜLLER KARL-HEINZ | European Patent Office | 2019

    Free access