Der Aufbau und die Arbeitsweise eines fehlertoleranten Bordrechnersystems fuer die Verarbeitung von Radar-Daten werden beschrieben. Es wird dazu zunaechst die Realisierung in Form eines Mehrprozessorsystems begruendet. Dann wird auf die Techniken der Redundanz und zur Erzielung einer hohen Datenverarbeitungsgeschwindigkeit sowie auf die Speicherauslegung und peripheren Schnittstellen eingegangen. Die verwendeten Prinzipien der Fehlertoleranz durch einen softwaremaessig realisierten Fehlererkennungstest und eine Rekonfiguration werden erlaeutert.


    Zugriff

    Zugriff über TIB

    Verfügbarkeit in meiner Bibliothek prüfen


    Exportieren, teilen und zitieren



    Titel :

    A high speed fault tolerant multiprocessor for radar data processing


    Weitere Titelangaben:

    Ein fehlertolerantes Hochgeschwindigkeits-Mehrprozessorsystem fuer die Verarbeitung von Radar-Daten


    Beteiligte:
    Sloper, D.K. (Autor:in) / Helland, A.R. (Autor:in) / Betz, R.J. (Autor:in) / Underwood, T.E. (Autor:in)


    Erscheinungsdatum :

    1977


    Format / Umfang :

    4 Seiten, 2 Bilder


    Medientyp :

    Aufsatz (Konferenz)


    Format :

    Print


    Sprache :

    Englisch




    A high speed fault tolerant multiprocessor for radar data processing

    SLOPER, D. / HELLAND, A. / BETZ, R. et al. | AIAA | 1977


    The fault-tolerant multiprocessor computer

    Smith, T.B. | Tema Archiv | 1986


    A fault tolerant reconfigurable multiprocessor System

    Hamill, T.G. / Phillips, R. | Tema Archiv | 1977



    Performance and economy of a fault-tolerant multiprocessor

    Lala, J. H. / Smith, C. J. | NTRS | 1979