A layered architecture for a communicator was presented which allows four COTS processor boards, each in a standard backplane such as VMEbus or CompactPCI, to be networked together to produce a quad-redundant fault tolerant computer. The communicator features a high-bandwidth data exchange making data reliably congruent across the four channels.


    Zugriff

    Zugriff prüfen

    Verfügbarkeit in meiner Bibliothek prüfen

    Bestellung bei Subito €


    Exportieren, teilen und zitieren



    Titel :

    High speed communicator for fault tolerant systems


    Beteiligte:
    Prizant, J. (Autor:in)


    Erscheinungsdatum :

    01.01.1998


    Format / Umfang :

    627897 byte




    Medientyp :

    Aufsatz (Konferenz)


    Format :

    Elektronische Ressource


    Sprache :

    Englisch




    High-Speed High-Density Fault Tolerant Electronics

    Cameron, Eric G. / Maki, Gary K. / Miles, Lowell H. et al. | IEEE | 2024


    VEHICLE APPROACH COMMUNICATOR

    TOYAMA KOICHI / ENDO KUNIO / YAMADA TAKU | Europäisches Patentamt | 2017

    Freier Zugriff

    VEHICLE APPROACH COMMUNICATOR

    TOYAMA KOICHI / MOMO TETSUO / KAWAMURA TOSHIHIKO | Europäisches Patentamt | 2017

    Freier Zugriff

    Omnidirectional optical communicator

    Velazco, Jose E. | NTRS | 2019