Dieser Band beschaeftigt sich mit dem Aufbau eines Digitalrechners fuer den Einsatz in Verkehrsflugzeugen, der alle erforderlichen Berechnungen vornehmen kann, auch die, die bisher mit Analogrechnern bearbeitet werden. Die fuer diesen Einsatz wesentlichen Eigenschaften, insbesondere bezueglich des Echtzeitbetriebes, werden dargestellt und bei drei Entwuerfen ueberprueft: Software Implemented Fault Tolerance (SIFT), Bus Checker System (BUCS) und Hopkins Multiprocessor. Dabei wird SIFT als der am besten geeignete Entwurf erkannt.


    Access

    Access via TIB

    Check availability in my library


    Export, share and cite



    Title :

    Design of a fault tolerant airborne digital computer. Volume 1: Architecture (final report)


    Additional title:

    Entwurf eines stoerungsunanfaelligen Digitalrechners fuer Flugzeuge. Band 1: Aufbau (Abschlussbericht)


    Contributors:
    Wensley, J.H. (author) / Levitt, K.N. (author) / Green, M.W. (author)

    Published in:

    NASA-Reports ; 1 , Okt. ; 1-187


    Publication date :

    1973


    Size :

    187 Seiten


    Type of media :

    Report


    Type of material :

    Print


    Language :

    English






    A fault-tolerant multiprocessor architecture for aircraft, volume 1

    Smith, T. B. / Hopkins, A. L. / Taylor, W. et al. | NTRS | 1978


    A fault tolerant multiprocessor architecture for aircraft, volume 2

    Smith, T. B. / Hopkins, A. L. / Hall, E. C. et al. | NTRS | 1977


    A fault tolerant multiprocessor architecture for aircraft, volume 3

    Smith, T. B. / Hopkins, A. L. / Lale, J. H. et al. | NTRS | 1978