A fail-safe computer with a systolic processor as the majority element is proposed. The processor consists of arrays of monobit processors. High reliability is achieved by triple redundancy.


    Zugriff

    Zugriff über TIB

    Verfügbarkeit in meiner Bibliothek prüfen

    Bestellung bei Subito €


    Exportieren, teilen und zitieren



    Titel :

    Design of ultrareliable computer for air- and rocket-borne data-acquisition systems


    Beteiligte:
    Avakyan, A.A. (Autor:in) / Gorish, A.V. (Autor:in) / Novikov, N.N. (Autor:in) / Simankov, A.A. (Autor:in) / Blinov, A.V. (Autor:in)

    Erschienen in:

    Measurement Techniques ; 43 , 7 ; 572-577


    Erscheinungsdatum :

    2000


    Format / Umfang :

    6 Seiten, 4 Quellen




    Medientyp :

    Aufsatz (Zeitschrift)


    Format :

    Print


    Sprache :

    Englisch




    Ultrareliable fault-tolerant control systems

    WEBSTER, L. / SLYKHOUSE, R. / BOOTH, JR., L. et al. | AIAA | 1984


    Advanced technology ultrareliable radar (URR)

    Lingle, D.E. / Mikszan, D.P. / Mukai, D. | Tema Archiv | 1989