Zur Ueberwindung der Schwaechen zentraler Digitalrechnersysteme in der Avionik wurde vom Avioniklabor der US-Luftwaffe das Konzept eines dezentralen Prozessor-/Speichersystems (DP/M) entwickelt. Hierin werden mehrere kleinere digitale Prozessoren, z.B. Mikrocomputer, in einem dezentralen Netz eingesetzt, um Daten von Flugzeugsensoren zu verarbeiten und Flugzeugantriebe zu ueberwachen. Vorliegender Bericht geht ein auf eine Untersuchung, in der das DP/M-System unter Verwendung des Intel 3000-Mikroprozessor-Chipsatzes emuliert wurde. Dabei wurde der Prozessor aufgebaut aus einem Feld von 8 Zentralprozessorchips, einer Mikroprogrammsteuereinheit, einem 'carry look ahead generator'-Chip und 12 Kontrollspeicherchips. Dabei wurde eine Pipelining-Architektur zugrundegelegt. Geschildert werden der Emulatorentwurf, der Entwurfsprozess und die Mikroprozessorcharakteristika, die zunaechst zu einem unflexiblen Entwurf fuehrten.


    Zugriff

    Zugriff über TIB

    Verfügbarkeit in meiner Bibliothek prüfen


    Exportieren, teilen und zitieren



    Titel :

    Emulation of the processor for the distributed processor/memory system


    Weitere Titelangaben:

    Emulation des Prozessors fuer das dezentrale Prozessor-/Speichersystem


    Beteiligte:
    Maud, A. (Autor:in) / Peterson, J.B. (Autor:in)


    Erscheinungsdatum :

    1977


    Format / Umfang :

    7 Seiten, 4 Bilder, 4 Quellen


    Medientyp :

    Aufsatz (Konferenz)


    Format :

    Print


    Sprache :

    Englisch




    High-Performance Software Emulation of 1750A Processor

    Kirk Reinholtz, W. / IEEE / AIAA | British Library Conference Proceedings | 1997


    Bit-slice microprocessor emulation of an aerospace processor

    Mersten, G.S. / Oh, S.J. | Tema Archiv | 1978


    A Main Sub-processor Emulation System Architecture for Integrated Guidance System

    Sun, J. / Shen, G. / Beijing University of Aeronautics and Astronautics | British Library Conference Proceedings | 1994


    Emulation-Based Performance Studies on the HPSC Space Processor

    Schwaller, Benjamin / Holtzman, Shaun / George, Alan D. | IEEE | 2019


    SCIPS: An emulation methodology for fault injection in processor caches

    Wulf, N / Cieslewski, G / Gordon-Ross, A et al. | IEEE | 2011