Problem of elaborating a databank of testable digital elements, units and modules, which are most typical for digital systems, is considered. For this bank an original testable logical circuit of matrix binary multiplier, demanding small amount of hardware for its realization, is proposed.

    Рассматривается проблема создания банка данных наиболее характерных для цифровых систем контролепригодных цифровых элементов, узлов и блоков. Для этого банка предлагается оригинальная контролепригодная функционально-логическая схема однотактного матричного двоичного умножителя, требующая для своей реализации небольшого объема аппаратных средств.

    Розглядається проблема створення банку даних найбільш характерних для цифрових систем контролепридатних цифрових елементів, вузлів і блоків. Для цього банку пропонується оригінальна контролепридатна функціонально-логічна схема однотактного матричного двійкового помножувача, що вимагає для своєї реалізації невеликого об’єму апаратних засобів.


    Zugriff

    Download


    Exportieren, teilen und zitieren



    Titel :

    A SUITABLE CONTROL SCHEME FOR THE BINARY MULTIPLIER DATA BANK OF VLSI CAD.
    КОНТРОЛЕПРИГОДНАЯ СХЕМА ДВОИЧНОГО УМНОЖИТЕЛЯ ДЛЯ БАНКА ДАННЫХ САПР СБИС.
    КОНТРОЛЕПРИДАТНА СХЕМА ДВІЙКОВОГО ПОМНОЖУВАЧА ДЛЯ БАНКУ ДАНИХ САПР СБІС


    Beteiligte:


    Erscheinungsdatum :

    2009-10-25


    Anmerkungen:

    Science and Transport Progress ; No. 29 (2009): ISSUE 29; 140-142



    Medientyp :

    Aufsatz (Zeitschrift)


    Format :

    Elektronische Ressource


    Sprache :

    Russisch