Digital electronic network contains two data processors loosely coupled to each other and to four remote terminals via three MIL-STD-1553B data buses. Three-bus configuration provides redundancy for protection against failure of one of the processors and against failures of one or two buses. Triple-bus architecture used for fault tolerance in similar terrestrial digital electronic systems.


    Zugriff

    Zugriff über TIB

    Verfügbarkeit in meiner Bibliothek prüfen


    Exportieren, teilen und zitieren



    Titel :

    Redundant Buses For Loosely Coupled Dual Computers


    Beteiligte:
    Katz, Richard B. (Autor:in) / Blau, Michael D. (Autor:in) / Kleyner, Igor (Autor:in)

    Erschienen in:

    Erscheinungsdatum :

    01.08.1994



    Medientyp :

    Sonstige


    Format :

    Keine Angabe


    Sprache :

    Englisch


    Schlagwörter :



    LOOSELY-COUPLED LOCK-STEP CHAINING

    JOHNSON KERRY WAYNE / HOBBS CHRISTOPHER WILLIAM LEWIS / SHOOK PETER | Europäisches Patentamt | 2025

    Freier Zugriff

    LOOSELY-COUPLED LOCK-STEP CHAINING

    JOHNSON KERRY WAYNE / HOBBS CHRISTOPHER WILLIAM LEWIS / SHOOK PETER | Europäisches Patentamt | 2018

    Freier Zugriff

    DYNAMIC POWER DEMAND ALLOCATION ON REDUNDANT POWER BUSES

    TRAWICK DAVID R / LODER DAVID | Europäisches Patentamt | 2020

    Freier Zugriff

    DYNAMIC POWER DEMAND ALLOCATION ON REDUNDANT POWER BUSES

    TRAWICK DAVID R / LODER DAVID | Europäisches Patentamt | 2020

    Freier Zugriff