This paper describes 48 x 100 Mbit/s data link subsystem using a 6 x 1.1 Gbit/s arrayed optical transceiver module and 15-ns deskew function ICs. This link will be applied to the real world computing (RWC)-1, which is one of the massively parallel computer with 1,000-class processor elements.


    Zugriff

    Zugriff prüfen

    Verfügbarkeit in meiner Bibliothek prüfen

    Bestellung bei Subito €


    Exportieren, teilen und zitieren



    Titel :

    GByte-class skewless parallel-optical-data-link subsystem


    Beteiligte:
    Yoshikawa, T. (Autor:in) / Araki, S. (Autor:in) / Miyoshi, K. (Autor:in) / Henmi, N. (Autor:in) / Suemura, Y. (Autor:in) / Nagahori, T. (Autor:in) / Matsuoka, H. (Autor:in)


    Erscheinungsdatum :

    01.01.1996


    Format / Umfang :

    174325 byte




    Medientyp :

    Aufsatz (Konferenz)


    Format :

    Elektronische Ressource


    Sprache :

    Englisch



    GByte-Class Skewless Parallel-Optical-Data-Link Subsystem

    IEEE; Lasers and Electro-Optics Society | British Library Conference Proceedings | 1996


    High Density Phase-Change Beyond 2.6 Gbyte

    IEEE; Lasers and Electro-Optics Society / Optical Society of America / SPIE- The International Society for Optical Engineering | British Library Conference Proceedings | 1997


    Die ersten 4 GByte DDR Speichermodule von Samsung

    Samsung,JP | Kraftfahrwesen | 2003



    High density phase-change recording beyond 2.6 GByte

    Borg, H.J. / Duchateau, J.P.W.B. | IEEE | 1997