According to an embodiment of the present invention, there is a slave module which is configured to receive a first wake-up signal from an adjacent previous module to perform a wake-up operation and to transmit a second wake-up signal to an adjacent subsequent module. The slave module includes: an analog front end (AFE) comprising a first terminal and a second terminal, woken up by receiving the first wake-up signal through the first terminal and outputting a first voltage through the second terminal in a woken-up state; a processor comprising a third terminal electrically connected to the first terminal, a fourth terminal electrically connected to the second terminal, and a fifth terminal electrically connected to a second slave terminal, booted up when the first voltage is applied to the fourth terminal, outputting a predetermined second voltage to the third terminal after being booted up, and outputting the second wake-up signal to the fifth terminal; a first slave terminal connecting the adjacent previous module to the slave module; a second slave terminal connecting the adjacent subsequent module to the slave module; a first communication line connecting the first slave terminal to the AFE and configured to transmit the first wake-up signal received from the adjacent previous module to the AFE; and a third communication line connecting the second slave terminal to the processor and configured to transmit the second wake-up signal generated by the processor to the adjacent subsequent module through the second slave terminal.

    본 발명의 일 실시예에에 따른 인접하는 상위 모듈로부터 제1 웨이크업 신호를 수신하여 웨이크업 동작을 수행하고, 인접하는 하위 모듈로 제2 웨이크업 신호를 전달하는 슬레이브 모듈은, 제1 단자 및 제2 단자를 구비하고, 상기 제1 웨이크업 신호를 상기 제1 단자로 수신하여 웨이크업 되고, 상기 웨이크업 된 상태에서 상기 제2 단자로 소정의 제1 전압을 출력하는 AFE; 상기 제1 단자와 연기적으로 연결되는 제3 단자, 상기 제2 단자와 전기적으로 연결되는 제4 단자 및 제2 슬레이브 단자와 전기적으로 연결되는 제5 단자를 구비하고, 상기 제4 단자에 상기 제1 전압이 인가된 경우 부팅되고, 상기 부팅이 된 이후에 상기 제3 단자에 소정의 제2 전압을 출력하고, 상기 제5 단자에 상기 제2 웨이크업 신호를 출력하는 프로세서; 상기 인접하는 상위 모듈과 상기 슬레이브 모듈을 연결하는 제1 슬레이브 단자; 상기 인접하는 하위 모듈과 상기 슬레이브 모듈을 연결하는 제2 슬레이브 단자; 상기 제1 슬레이브 단자와 상기 AFE를 연결하고, 상기 인접하는 상위 모듈로부터 수신한 상기 제1 웨이크업 신호를 상기 AFE로 전달하는 제1 통신 선로; 및 상기 제2 슬레이브 단자와 상기 프로세서를 연결하고, 상기 프로세서가 생성한 상기 제2 웨이크업 신호를 상기 제2 슬레이브 단자를 통하여 상기 인접하는 하위 모듈로 전달하는 제3 통신 선로;를 포함할 수 있다.


    Zugriff

    Download


    Exportieren, teilen und zitieren



    Titel :

    Slave Module


    Weitere Titelangaben:

    슬레이브 모듈


    Beteiligte:
    LEE YOUNG JIN (Autor:in) / KAM JAE WOO (Autor:in) / YEOM GIL CHOUN (Autor:in)

    Erscheinungsdatum :

    2020-05-14


    Medientyp :

    Patent


    Format :

    Elektronische Ressource


    Sprache :

    Koreanisch


    Klassifikation :

    IPC:    H04L TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION , Übertragung digitaler Information, z.B. Telegrafieverkehr / B60L PROPULSION OF ELECTRICALLY-PROPELLED VEHICLES , Antrieb von elektrisch angetriebenen Fahrzeugen / H02J CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER , Schaltungsanordnungen oder Systeme für die Abgabe oder Verteilung elektrischer Leistung



    BMS slave control address allocation method, BMS master control module and BMS slave control module

    SUN JUNQI / TIAN YUNFANG / CAO YONG et al. | Europäisches Patentamt | 2022

    Freier Zugriff

    SWITCH MODULE, MASTER SWITCH UNIT, AND SLAVE SWITCH UNIT

    GOTO JUN | Europäisches Patentamt | 2023

    Freier Zugriff

    SYNCHRONE KOMMUNIKATION VON SLAVE ZU SLAVE

    KESSLER MARTIN / HOOPER WILLIAM / LAHR LEWIS F | Europäisches Patentamt | 2017

    Freier Zugriff

    Slave Captain

    Schwarz | Online Contents | 1996


    Master/Programmable-Slave Computer

    Smaistrla, David / Hall, William A. | NTRS | 1990