To provide an arithmetic unit capable of protecting a target device from malicious messages by second verification even if first verification is breached or avoided.SOLUTION: An arithmetic unit 1 comprises a first core 11, a second core 12, and one or more other cores for performing arithmetic processing. The first core includes a first verification unit 31 that performs a first verification process on a message received from the outside of the arithmetic unit. The second core includes a verification destination determination processing unit 34 that determines whether the second core should perform a second verification process on the message based on identification information included in the message.SELECTED DRAWING: Figure 2
【課題】第1の検証が突破・回避されても、第2の検証により、不正メッセージから対象装置を保護することができる演算装置を提供する。【解決手段】演算装置1は、演算処理を行う第1コア11、第2コア12および1以上のその他のコアを備える。第1コアは、演算装置の外部から受信するメッセージに対して1回目の検証処理を行う第1検証部31を有する。第2コアは、メッセージに含まれる識別情報に基づき、メッセージに対する2回目の検証処理を当該第2コアが実行するか否かを判断する検証先判断処理部34を有する。【選択図】図2
ARITHMETIC UNIT
演算装置
2020-10-29
Patent
Elektronische Ressource
Japanisch