Massively redundant fault-tolerant methods, such as triple modular redundancy require enormously more weight and power than the nonfault-tolerant system and solve only one reliability problem. This paper will show that three reliability problems, random bit flips, error burst and hard failures can be solved for less than 25 percent more power and 50-100 percent more parts using error detection codes and powered-down spares with repeated execution on detection of error.


    Zugriff

    Zugriff prüfen

    Verfügbarkeit in meiner Bibliothek prüfen

    Bestellung bei Subito €


    Exportieren, teilen und zitieren



    Titel :

    Low power error correction architecture for space


    Weitere Titelangaben:

    Architektur zur Fehlerkorrektur bei niedrigem Energieverbrauch fuer die Raumfahrt


    Beteiligte:
    Maier, R.J. (Autor:in)

    Erschienen in:

    Erscheinungsdatum :

    1983


    Format / Umfang :

    6 Seiten, 5 Bilder, 1 Tabelle, 5 Quellen



    Medientyp :

    Aufsatz (Zeitschrift)


    Format :

    Print


    Sprache :

    Englisch




    Parallel Error-Correction Architecture

    Yelverton, J. N. / IEEE / AIAA | British Library Conference Proceedings | 1994


    ASSEMBLY ERROR CORRECTION

    CZINGER LUKAS PHILIP / MCKAY KEITH / KINGSTON RICHARD | Europäisches Patentamt | 2024

    Freier Zugriff

    ERROR CORRECTION APPARATUS

    YOSHIDA TOYOORI / ARAKANE HIROOMI / FUNAYAMA MASAYUKI et al. | Europäisches Patentamt | 2022

    Freier Zugriff

    Multipath error correction

    ICHINOKAWA JUMPEI | Europäisches Patentamt | 2019

    Freier Zugriff

    Assembly error correction

    CZINGER LUCAS PHILIP / MCKAY KEITH / KINGSTON RICHARD | Europäisches Patentamt | 2024

    Freier Zugriff